Skip to content
GitLab
Explore
Sign in
Primary navigation
Search or go to…
Project
W
White Rabbit core collection
Manage
Activity
Members
Labels
Plan
Issues
33
Issue boards
Milestones
Wiki
Code
Merge requests
3
Repository
Branches
Commits
Tags
Repository graph
Compare revisions
Deploy
Releases
Monitor
Incidents
Service Desk
Analyze
Value stream analytics
Contributor analytics
Repository analytics
Model experiments
Help
Help
Support
GitLab documentation
Compare GitLab plans
Community forum
Contribute to GitLab
Provide feedback
Keyboard shortcuts
?
Snippets
Groups
Projects
Projects
White Rabbit core collection
Commits
a8a09c51
Commit
a8a09c51
authored
8 months ago
by
Imre Pechan
Browse files
Options
Downloads
Patches
Plain Diff
Updgrade BD script for Vivado 2020.2
parent
8b6f09f5
Branches
Branches containing commit
Tags
Tags containing commit
No related merge requests found
Changes
1
Hide whitespace changes
Inline
Side-by-side
Showing
1 changed file
top/damc-fmc2zup_ref_design/system_bd.tcl
+5
-3
5 additions, 3 deletions
top/damc-fmc2zup_ref_design/system_bd.tcl
with
5 additions
and
3 deletions
top/damc-fmc2zup_ref_design/system_bd.tcl
+
5
−
3
View file @
a8a09c51
...
...
@@ -20,7 +20,7 @@ set script_folder [_tcl::get_script_folder]
################################################################
# Check if script is running in correct Vivado version.
################################################################
set scripts_vivado_version 2020.
1
set scripts_vivado_version 2020.
2
set current_vivado_version
[
version -short
]
if
{
[
string first $scripts_vivado_version $current_vivado_version
]
== -1
}
{
...
...
@@ -1595,14 +1595,16 @@ proc create_root_design { parentCell } {
CONFIG.PSU__PROTECTION__DDR_SEGMENTS
{
NONE
}
\
CONFIG.PSU__PROTECTION__DEBUG
{
0
}
\
CONFIG.PSU__PROTECTION__ENABLE
{
0
}
\
CONFIG.PSU__PROTECTION__FPD_SEGMENTS
{
SA:0xFD1A0000
;
SIZE:1280
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD000000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD010000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD020000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD030000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD040000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD050000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD610000
;
SIZE:512
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD5D0000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
}
\
CONFIG.PSU__PROTECTION__FPD_SEGMENTS
{
SA:0xFD1A0000
;
SIZE:1280
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD000000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD010000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD020000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD030000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD040000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD050000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD610000
;
SIZE:512
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
|
SA:0xFD5D0000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
}
\
CONFIG.PSU__PROTECTION__LOCK_UNUSED_SEGMENTS
{
0
}
\
CONFIG.PSU__PROTECTION__LPD_SEGMENTS
{
SA:0xFF980000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFF5E0000
;
SIZE:2560
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFFCC0000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFF180000
;
SIZE:768
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFF410000
;
SIZE:640
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFFA70000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware|SA:0xFF9A0000
;
SIZE:64
;
UNIT:KB
;
RegionTZ:Secure
;
WrAllowed:Read/Write
;
subsystemId:PMU Firmware
}
\
CONFIG.PSU__PROTECTION__MASTERS
{
USB1:NonSecure
;
0|USB0:NonSecure
;
1|S_AXI_LPD:NA
;
0|S_AXI_HPC1_FPD:NA
;
0|S_AXI_HPC0_FPD:NA
;
0|S_AXI_HP3_FPD:NA
;
1|S_AXI_HP2_FPD:NA
;
1|S_AXI_HP1_FPD:NA
;
1|S_AXI_HP0_FPD:NA
;
1|S_AXI_ACP:NA
;
0|S_AXI_ACE:NA
;
0|SD1:NonSecure
;
1|SD0:NonSecure
;
1|SATA1:NonSecure
;
0|SATA0:NonSecure
;
0|RPU1:Secure
;
1|RPU0:Secure
;
1|QSPI:NonSecure
;
1|PMU:NA
;
1|PCIe:NonSecure
;
0|NAND:NonSecure
;
0|LDMA:NonSecure
;
1|GPU:NonSecure
;
1|GEM3:NonSecure
;
1|GEM2:NonSecure
;
0|GEM1:NonSecure
;
0|GEM0:NonSecure
;
0|FDMA:NonSecure
;
1|DP:NonSecure
;
1|DAP:NA
;
1|Coresight:NA
;
1|CSU:NA
;
1|APU:NA
;
1
}
\
CONFIG.PSU__PROTECTION__MASTERS_TZ
{
GEM0:NonSecure|SD1:NonSecure|GEM2:NonSecure|GEM1:NonSecure|GEM3:NonSecure|PCIe:NonSecure|DP:NonSecure|NAND:NonSecure|GPU:NonSecure|USB1:NonSecure|USB0:NonSecure|LDMA:NonSecure|FDMA:NonSecure|QSPI:NonSecure|SD0:NonSecure
}
\
CONFIG.PSU__PROTECTION__OCM_SEGMENTS
{
NONE
}
\
CONFIG.PSU__PROTECTION__PRESUBSYSTEMS
{
NONE
}
\
CONFIG.PSU__PROTECTION__SLAVES
{
LPD
;
USB3_1_XHCI
;
FE300000
;
FE3FFFFF
;
0|LPD
;
USB3_1
;
FF9E0000
;
FF9EFFFF
;
0|LPD
;
USB3_0_XHCI
;
FE200000
;
FE2FFFFF
;
1|LPD
;
USB3_0
;
FF9D0000
;
FF9DFFFF
;
1|LPD
;
UART1
;
FF010000
;
FF01FFFF
;
1|LPD
;
UART0
;
FF000000
;
FF00FFFF
;
1|LPD
;
TTC3
;
FF140000
;
FF14FFFF
;
0|LPD
;
TTC2
;
FF130000
;
FF13FFFF
;
0|LPD
;
TTC1
;
FF120000
;
FF12FFFF
;
0|LPD
;
TTC0
;
FF110000
;
FF11FFFF
;
0|FPD
;
SWDT1
;
FD4D0000
;
FD4DFFFF
;
0|LPD
;
SWDT0
;
FF150000
;
FF15FFFF
;
0|LPD
;
SPI1
;
FF050000
;
FF05FFFF
;
0|LPD
;
SPI0
;
FF040000
;
FF04FFFF
;
0|FPD
;
SMMU_REG
;
FD5F0000
;
FD5FFFFF
;
1|FPD
;
SMMU
;
FD800000
;
FDFFFFFF
;
1|FPD
;
SIOU
;
FD3D0000
;
FD3DFFFF
;
1|FPD
;
SERDES
;
FD400000
;
FD47FFFF
;
1|LPD
;
SD1
;
FF170000
;
FF17FFFF
;
1|LPD
;
SD0
;
FF160000
;
FF16FFFF
;
1|FPD
;
SATA
;
FD0C0000
;
FD0CFFFF
;
0|LPD
;
RTC
;
FFA60000
;
FFA6FFFF
;
1|LPD
;
RSA_CORE
;
FFCE0000
;
FFCEFFFF
;
1|LPD
;
RPU
;
FF9A0000
;
FF9AFFFF
;
1|LPD
;
R5_TCM_RAM_GLOBAL
;
FFE00000
;
FFE3FFFF
;
1|LPD
;
R5_1_Instruction_Cache
;
FFEC0000
;
FFECFFFF
;
1|LPD
;
R5_1_Data_Cache
;
FFED0000
;
FFEDFFFF
;
1|LPD
;
R5_1_BTCM_GLOBAL
;
FFEB0000
;
FFEBFFFF
;
1|LPD
;
R5_1_ATCM_GLOBAL
;
FFE90000
;
FFE9FFFF
;
1|LPD
;
R5_0_Instruction_Cache
;
FFE40000
;
FFE4FFFF
;
1|LPD
;
R5_0_Data_Cache
;
FFE50000
;
FFE5FFFF
;
1|LPD
;
R5_0_BTCM_GLOBAL
;
FFE20000
;
FFE2FFFF
;
1|LPD
;
R5_0_ATCM_GLOBAL
;
FFE00000
;
FFE0FFFF
;
1|LPD
;
QSPI_Linear_Address
;
C0000000
;
DFFFFFFF
;
1|LPD
;
QSPI
;
FF0F0000
;
FF0FFFFF
;
1|LPD
;
PMU_RAM
;
FFDC0000
;
FFDDFFFF
;
1|LPD
;
PMU_GLOBAL
;
FFD80000
;
FFDBFFFF
;
1|FPD
;
PCIE_MAIN
;
FD0E0000
;
FD0EFFFF
;
0|FPD
;
PCIE_LOW
;
E0000000
;
EFFFFFFF
;
0|FPD
;
PCIE_HIGH2
;
8000000000
;
BFFFFFFFFF
;
0|FPD
;
PCIE_HIGH1
;
600000000
;
7FFFFFFFF
;
0|FPD
;
PCIE_DMA
;
FD0F0000
;
FD0FFFFF
;
0|FPD
;
PCIE_ATTRIB
;
FD480000
;
FD48FFFF
;
0|LPD
;
OCM_XMPU_CFG
;
FFA70000
;
FFA7FFFF
;
1|LPD
;
OCM_SLCR
;
FF960000
;
FF96FFFF
;
1|OCM
;
OCM
;
FFFC0000
;
FFFFFFFF
;
1|LPD
;
NAND
;
FF100000
;
FF10FFFF
;
0|LPD
;
MBISTJTAG
;
FFCF0000
;
FFCFFFFF
;
1|LPD
;
LPD_XPPU_SINK
;
FF9C0000
;
FF9CFFFF
;
1|LPD
;
LPD_XPPU
;
FF980000
;
FF98FFFF
;
1|LPD
;
LPD_SLCR_SECURE
;
FF4B0000
;
FF4DFFFF
;
1|LPD
;
LPD_SLCR
;
FF410000
;
FF4AFFFF
;
1|LPD
;
LPD_GPV
;
FE100000
;
FE1FFFFF
;
1|LPD
;
LPD_DMA_7
;
FFAF0000
;
FFAFFFFF
;
1|LPD
;
LPD_DMA_6
;
FFAE0000
;
FFAEFFFF
;
1|LPD
;
LPD_DMA_5
;
FFAD0000
;
FFADFFFF
;
1|LPD
;
LPD_DMA_4
;
FFAC0000
;
FFACFFFF
;
1|LPD
;
LPD_DMA_3
;
FFAB0000
;
FFABFFFF
;
1|LPD
;
LPD_DMA_2
;
FFAA0000
;
FFAAFFFF
;
1|LPD
;
LPD_DMA_1
;
FFA90000
;
FFA9FFFF
;
1|LPD
;
LPD_DMA_0
;
FFA80000
;
FFA8FFFF
;
1|LPD
;
IPI_CTRL
;
FF380000
;
FF3FFFFF
;
1|LPD
;
IOU_SLCR
;
FF180000
;
FF23FFFF
;
1|LPD
;
IOU_SECURE_SLCR
;
FF240000
;
FF24FFFF
;
1|LPD
;
IOU_SCNTRS
;
FF260000
;
FF26FFFF
;
1|LPD
;
IOU_SCNTR
;
FF250000
;
FF25FFFF
;
1|LPD
;
IOU_GPV
;
FE000000
;
FE0FFFFF
;
1|LPD
;
I2C1
;
FF030000
;
FF03FFFF
;
1|LPD
;
I2C0
;
FF020000
;
FF02FFFF
;
1|FPD
;
GPU
;
FD4B0000
;
FD4BFFFF
;
1|LPD
;
GPIO
;
FF0A0000
;
FF0AFFFF
;
1|LPD
;
GEM3
;
FF0E0000
;
FF0EFFFF
;
1|LPD
;
GEM2
;
FF0D0000
;
FF0DFFFF
;
0|LPD
;
GEM1
;
FF0C0000
;
FF0CFFFF
;
0|LPD
;
GEM0
;
FF0B0000
;
FF0BFFFF
;
0|FPD
;
FPD_XMPU_SINK
;
FD4F0000
;
FD4FFFFF
;
1|FPD
;
FPD_XMPU_CFG
;
FD5D0000
;
FD5DFFFF
;
1|FPD
;
FPD_SLCR_SECURE
;
FD690000
;
FD6CFFFF
;
1|FPD
;
FPD_SLCR
;
FD610000
;
FD68FFFF
;
1|FPD
;
FPD_GPV
;
FD700000
;
FD7FFFFF
;
1|FPD
;
FPD_DMA_CH7
;
FD570000
;
FD57FFFF
;
1|FPD
;
FPD_DMA_CH6
;
FD560000
;
FD56FFFF
;
1|FPD
;
FPD_DMA_CH5
;
FD550000
;
FD55FFFF
;
1|FPD
;
FPD_DMA_CH4
;
FD540000
;
FD54FFFF
;
1|FPD
;
FPD_DMA_CH3
;
FD530000
;
FD53FFFF
;
1|FPD
;
FPD_DMA_CH2
;
FD520000
;
FD52FFFF
;
1|FPD
;
FPD_DMA_CH1
;
FD510000
;
FD51FFFF
;
1|FPD
;
FPD_DMA_CH0
;
FD500000
;
FD50FFFF
;
1|LPD
;
EFUSE
;
FFCC0000
;
FFCCFFFF
;
1|FPD
;
Display Port
;
FD4A0000
;
FD4AFFFF
;
1|FPD
;
DPDMA
;
FD4C0000
;
FD4CFFFF
;
1|FPD
;
DDR_XMPU5_CFG
;
FD050000
;
FD05FFFF
;
1|FPD
;
DDR_XMPU4_CFG
;
FD040000
;
FD04FFFF
;
1|FPD
;
DDR_XMPU3_CFG
;
FD030000
;
FD03FFFF
;
1|FPD
;
DDR_XMPU2_CFG
;
FD020000
;
FD02FFFF
;
1|FPD
;
DDR_XMPU1_CFG
;
FD010000
;
FD01FFFF
;
1|FPD
;
DDR_XMPU0_CFG
;
FD000000
;
FD00FFFF
;
1|FPD
;
DDR_QOS_CTRL
;
FD090000
;
FD09FFFF
;
1|FPD
;
DDR_PHY
;
FD080000
;
FD08FFFF
;
1|DDR
;
DDR_LOW
;
0
;
7FFFFFFF
;
1|DDR
;
DDR_HIGH
;
800000000
;
87FFFFFFF
;
1|FPD
;
DDDR_CTRL
;
FD070000
;
FD070FFF
;
1|LPD
;
Coresight
;
FE800000
;
FEFFFFFF
;
1|LPD
;
CSU_DMA
;
FFC80000
;
FFC9FFFF
;
1|LPD
;
CSU
;
FFCA0000
;
FFCAFFFF
;
1|LPD
;
CRL_APB
;
FF5E0000
;
FF85FFFF
;
1|FPD
;
CRF_APB
;
FD1A0000
;
FD2DFFFF
;
1|FPD
;
CCI_REG
;
FD5E0000
;
FD5EFFFF
;
1|FPD
;
CCI_GPV
;
FD6E0000
;
FD6EFFFF
;
1|LPD
;
CAN1
;
FF070000
;
FF07FFFF
;
0|LPD
;
CAN0
;
FF060000
;
FF06FFFF
;
0|FPD
;
APU
;
FD5C0000
;
FD5CFFFF
;
1|LPD
;
APM_INTC_IOU
;
FFA20000
;
FFA2FFFF
;
1|LPD
;
APM_FPD_LPD
;
FFA30000
;
FFA3FFFF
;
1|FPD
;
APM_5
;
FD490000
;
FD49FFFF
;
1|FPD
;
APM_0
;
FD0B0000
;
FD0BFFFF
;
1|LPD
;
APM2
;
FFA10000
;
FFA1FFFF
;
1|LPD
;
APM1
;
FFA00000
;
FFA0FFFF
;
1|LPD
;
AMS
;
FFA50000
;
FFA5FFFF
;
1|FPD
;
AFI_5
;
FD3B0000
;
FD3BFFFF
;
1|FPD
;
AFI_4
;
FD3A0000
;
FD3AFFFF
;
1|FPD
;
AFI_3
;
FD390000
;
FD39FFFF
;
1|FPD
;
AFI_2
;
FD380000
;
FD38FFFF
;
1|FPD
;
AFI_1
;
FD370000
;
FD37FFFF
;
1|FPD
;
AFI_0
;
FD360000
;
FD36FFFF
;
1|LPD
;
AFIFM6
;
FF9B0000
;
FF9BFFFF
;
1|FPD
;
ACPU_GIC
;
F9010000
;
F907FFFF
;
1
}
\
CONFIG.PSU__PROTECTION__SLAVES
{
\
LPD
;
USB3_1_XHCI
;
FE300000
;
FE3FFFFF
;
0|LPD
;
USB3_1
;
FF9E0000
;
FF9EFFFF
;
0|LPD
;
USB3_0_XHCI
;
FE200000
;
FE2FFFFF
;
1|LPD
;
USB3_0
;
FF9D0000
;
FF9DFFFF
;
1|LPD
;
UART1
;
FF010000
;
FF01FFFF
;
1|LPD
;
UART0
;
FF000000
;
FF00FFFF
;
1|LPD
;
TTC3
;
FF140000
;
FF14FFFF
;
0|LPD
;
TTC2
;
FF130000
;
FF13FFFF
;
0|LPD
;
TTC1
;
FF120000
;
FF12FFFF
;
0|LPD
;
TTC0
;
FF110000
;
FF11FFFF
;
0|FPD
;
SWDT1
;
FD4D0000
;
FD4DFFFF
;
0|LPD
;
SWDT0
;
FF150000
;
FF15FFFF
;
0|LPD
;
SPI1
;
FF050000
;
FF05FFFF
;
0|LPD
;
SPI0
;
FF040000
;
FF04FFFF
;
0|FPD
;
SMMU_REG
;
FD5F0000
;
FD5FFFFF
;
1|FPD
;
SMMU
;
FD800000
;
FDFFFFFF
;
1|FPD
;
SIOU
;
FD3D0000
;
FD3DFFFF
;
1|FPD
;
SERDES
;
FD400000
;
FD47FFFF
;
1|LPD
;
SD1
;
FF170000
;
FF17FFFF
;
1|LPD
;
SD0
;
FF160000
;
FF16FFFF
;
1|FPD
;
SATA
;
FD0C0000
;
FD0CFFFF
;
0|LPD
;
RTC
;
FFA60000
;
FFA6FFFF
;
1|LPD
;
RSA_CORE
;
FFCE0000
;
FFCEFFFF
;
1|LPD
;
RPU
;
FF9A0000
;
FF9AFFFF
;
1|LPD
;
R5_TCM_RAM_GLOBAL
;
FFE00000
;
FFE3FFFF
;
1|LPD
;
R5_1_Instruction_Cache
;
FFEC0000
;
FFECFFFF
;
1|LPD
;
R5_1_Data_Cache
;
FFED0000
;
FFEDFFFF
;
1|LPD
;
R5_1_BTCM_GLOBAL
;
FFEB0000
;
FFEBFFFF
;
1|LPD
;
R5_1_ATCM_GLOBAL
;
FFE90000
;
FFE9FFFF
;
1|LPD
;
R5_0_Instruction_Cache
;
FFE40000
;
FFE4FFFF
;
1|LPD
;
R5_0_Data_Cache
;
FFE50000
;
FFE5FFFF
;
1|LPD
;
R5_0_BTCM_GLOBAL
;
FFE20000
;
FFE2FFFF
;
1|LPD
;
R5_0_ATCM_GLOBAL
;
FFE00000
;
FFE0FFFF
;
1|LPD
;
QSPI_Linear_Address
;
C0000000
;
DFFFFFFF
;
1|LPD
;
QSPI
;
FF0F0000
;
FF0FFFFF
;
1|LPD
;
PMU_RAM
;
FFDC0000
;
FFDDFFFF
;
1|LPD
;
PMU_GLOBAL
;
FFD80000
;
FFDBFFFF
;
1|FPD
;
PCIE_MAIN
;
FD0E0000
;
FD0EFFFF
;
0|FPD
;
PCIE_LOW
;
E0000000
;
EFFFFFFF
;
0|FPD
;
PCIE_HIGH2
;
8000000000
;
BFFFFFFFFF
;
0|FPD
;
PCIE_HIGH1
;
600000000
;
7FFFFFFFF
;
0|FPD
;
PCIE_DMA
;
FD0F0000
;
FD0FFFFF
;
0|FPD
;
PCIE_ATTRIB
;
FD480000
;
FD48FFFF
;
0|LPD
;
OCM_XMPU_CFG
;
FFA70000
;
FFA7FFFF
;
1|LPD
;
OCM_SLCR
;
FF960000
;
FF96FFFF
;
1|OCM
;
OCM
;
FFFC0000
;
FFFFFFFF
;
1|LPD
;
NAND
;
FF100000
;
FF10FFFF
;
0|LPD
;
MBISTJTAG
;
FFCF0000
;
FFCFFFFF
;
1|LPD
;
LPD_XPPU_SINK
;
FF9C0000
;
FF9CFFFF
;
1|LPD
;
LPD_XPPU
;
FF980000
;
FF98FFFF
;
1|LPD
;
LPD_SLCR_SECURE
;
FF4B0000
;
FF4DFFFF
;
1|LPD
;
LPD_SLCR
;
FF410000
;
FF4AFFFF
;
1|LPD
;
LPD_GPV
;
FE100000
;
FE1FFFFF
;
1|LPD
;
LPD_DMA_7
;
FFAF0000
;
FFAFFFFF
;
1|LPD
;
LPD_DMA_6
;
FFAE0000
;
FFAEFFFF
;
1|LPD
;
LPD_DMA_5
;
FFAD0000
;
FFADFFFF
;
1|LPD
;
LPD_DMA_4
;
FFAC0000
;
FFACFFFF
;
1|LPD
;
LPD_DMA_3
;
FFAB0000
;
FFABFFFF
;
1|LPD
;
LPD_DMA_2
;
FFAA0000
;
FFAAFFFF
;
1|LPD
;
LPD_DMA_1
;
FFA90000
;
FFA9FFFF
;
1|LPD
;
LPD_DMA_0
;
FFA80000
;
FFA8FFFF
;
1|LPD
;
IPI_CTRL
;
FF380000
;
FF3FFFFF
;
1|LPD
;
IOU_SLCR
;
FF180000
;
FF23FFFF
;
1|LPD
;
IOU_SECURE_SLCR
;
FF240000
;
FF24FFFF
;
1|LPD
;
IOU_SCNTRS
;
FF260000
;
FF26FFFF
;
1|LPD
;
IOU_SCNTR
;
FF250000
;
FF25FFFF
;
1|LPD
;
IOU_GPV
;
FE000000
;
FE0FFFFF
;
1|LPD
;
I2C1
;
FF030000
;
FF03FFFF
;
1|LPD
;
I2C0
;
FF020000
;
FF02FFFF
;
1|FPD
;
GPU
;
FD4B0000
;
FD4BFFFF
;
1|LPD
;
GPIO
;
FF0A0000
;
FF0AFFFF
;
1|LPD
;
GEM3
;
FF0E0000
;
FF0EFFFF
;
1|LPD
;
GEM2
;
FF0D0000
;
FF0DFFFF
;
0|LPD
;
GEM1
;
FF0C0000
;
FF0CFFFF
;
0|LPD
;
GEM0
;
FF0B0000
;
FF0BFFFF
;
0|FPD
;
FPD_XMPU_SINK
;
FD4F0000
;
FD4FFFFF
;
1|FPD
;
FPD_XMPU_CFG
;
FD5D0000
;
FD5DFFFF
;
1|FPD
;
FPD_SLCR_SECURE
;
FD690000
;
FD6CFFFF
;
1|FPD
;
FPD_SLCR
;
FD610000
;
FD68FFFF
;
1|FPD
;
FPD_DMA_CH7
;
FD570000
;
FD57FFFF
;
1|FPD
;
FPD_DMA_CH6
;
FD560000
;
FD56FFFF
;
1|FPD
;
FPD_DMA_CH5
;
FD550000
;
FD55FFFF
;
1|FPD
;
FPD_DMA_CH4
;
FD540000
;
FD54FFFF
;
1|FPD
;
FPD_DMA_CH3
;
FD530000
;
FD53FFFF
;
1|FPD
;
FPD_DMA_CH2
;
FD520000
;
FD52FFFF
;
1|FPD
;
FPD_DMA_CH1
;
FD510000
;
FD51FFFF
;
1|FPD
;
FPD_DMA_CH0
;
FD500000
;
FD50FFFF
;
1|LPD
;
EFUSE
;
FFCC0000
;
FFCCFFFF
;
1|FPD
;
Display Port
;
FD4A0000
;
FD4AFFFF
;
1|FPD
;
DPDMA
;
FD4C0000
;
FD4CFFFF
;
1|FPD
;
DDR_XMPU5_CFG
;
FD050000
;
FD05FFFF
;
1|FPD
;
DDR_XMPU4_CFG
;
FD040000
;
FD04FFFF
;
1|FPD
;
DDR_XMPU3_CFG
;
FD030000
;
FD03FFFF
;
1|FPD
;
DDR_XMPU2_CFG
;
FD020000
;
FD02FFFF
;
1|FPD
;
DDR_XMPU1_CFG
;
FD010000
;
FD01FFFF
;
1|FPD
;
DDR_XMPU0_CFG
;
FD000000
;
FD00FFFF
;
1|FPD
;
DDR_QOS_CTRL
;
FD090000
;
FD09FFFF
;
1|FPD
;
DDR_PHY
;
FD080000
;
FD08FFFF
;
1|DDR
;
DDR_LOW
;
0
;
7FFFFFFF
;
1|DDR
;
DDR_HIGH
;
800000000
;
87FFFFFFF
;
1|FPD
;
DDDR_CTRL
;
FD070000
;
FD070FFF
;
1|LPD
;
Coresight
;
FE800000
;
FEFFFFFF
;
1|LPD
;
CSU_DMA
;
FFC80000
;
FFC9FFFF
;
1|LPD
;
CSU
;
FFCA0000
;
FFCAFFFF
;
1|LPD
;
CRL_APB
;
FF5E0000
;
FF85FFFF
;
1|FPD
;
CRF_APB
;
FD1A0000
;
FD2DFFFF
;
1|FPD
;
CCI_REG
;
FD5E0000
;
FD5EFFFF
;
1|LPD
;
CAN1
;
FF070000
;
FF07FFFF
;
0|LPD
;
CAN0
;
FF060000
;
FF06FFFF
;
0|FPD
;
APU
;
FD5C0000
;
FD5CFFFF
;
1|LPD
;
APM_INTC_IOU
;
FFA20000
;
FFA2FFFF
;
1|LPD
;
APM_FPD_LPD
;
FFA30000
;
FFA3FFFF
;
1|FPD
;
APM_5
;
FD490000
;
FD49FFFF
;
1|FPD
;
APM_0
;
FD0B0000
;
FD0BFFFF
;
1|LPD
;
APM2
;
FFA10000
;
FFA1FFFF
;
1|LPD
;
APM1
;
FFA00000
;
FFA0FFFF
;
1|LPD
;
AMS
;
FFA50000
;
FFA5FFFF
;
1|FPD
;
AFI_5
;
FD3B0000
;
FD3BFFFF
;
1|FPD
;
AFI_4
;
FD3A0000
;
FD3AFFFF
;
1|FPD
;
AFI_3
;
FD390000
;
FD39FFFF
;
1|FPD
;
AFI_2
;
FD380000
;
FD38FFFF
;
1|FPD
;
AFI_1
;
FD370000
;
FD37FFFF
;
1|FPD
;
AFI_0
;
FD360000
;
FD36FFFF
;
1|LPD
;
AFIFM6
;
FF9B0000
;
FF9BFFFF
;
1|FPD
;
ACPU_GIC
;
F9010000
;
F907FFFF
;
1
\
}
\
CONFIG.PSU__PROTECTION__SUBSYSTEMS
{
PMU Firmware:PMU
}
\
CONFIG.PSU__PSS_ALT_REF_CLK__ENABLE
{
0
}
\
CONFIG.PSU__PSS_ALT_REF_CLK__FREQMHZ
{
33.333
}
\
...
...
This diff is collapsed.
Click to expand it.
Preview
0%
Try again
or
attach a new file
.
Cancel
You are about to add
0
people
to the discussion. Proceed with caution.
Finish editing this message first!
Save comment
Cancel
Please
register
or
sign in
to comment